Responsable de la interconexión de los componentes de alta velocidad del sistema, como son el microprocesador, la memoria RAM, el bus AGP o PCI Express de vídeo y las comunicaciones con el Southbridge.
Es el responsable de la interconexión de los componentes más lentos del sistema, como son el bus PS/2 (ratón y teclado), buses PCI, buses PCI Express, buses IDE, buses SATA, buses FDD, buses USB, buses FireWire, bus de sonido, bus decomunicaciones, etc.
Es el bus que utilizaban procesadores Intel antiguamente (como los Core 2 Duo o los Atom). Es un bus paralelo con lo cual cada uno de los elementos conectados tiene que esperar a que los otros acaben sus comunicaciones para poder utilizarlo. En cuanto la velocidad de las memorias RAM y de las tarjetas gráficas empezó a subir, el rendimiento empezó a disminuir debido a los cuellos de botella que se provocaban en él.
Es un sinónimo de Chipset y es un concentrador de controladores de plataforma
Es la respuesta de Intel al HyperTransport de AMD. Intel incluyó el controlador de memoria dentro del procesador y así poder acceder a la misma de una manera más directa.
Surge para cubrir básicamente dos tipos de configuraciones. La de los equipos para entusiastas, que utilizan varias tarjetas gráficas y en los cuales el controlador PCIe no está dentro del procesador, y la que nos encontramos cuando tenemos varios procesadores en la misma placa base. Para esto, se hace necesario tener un gran ancho de banda de salida desde la CPU.
Se puede encontrar tanto en equipos de AMD, como de Nvidia, o Apple. AMD decide incluir el controlador de memoria dentro del microprocesador y debido a esto descargó el bus de un gran trasiego de información.